AD9510提供多路输出时钟分配功能,并集成一个片内锁相环(PLL)内核

产品详情AD9510提供多路输出时钟分配功能,并集成一个片内锁相环(PLL)内核。它具有低抖动和低相位噪声特性,能够极大地提升数据转换器的时钟性能。4路独立的LVPECL时钟输出和4路LVDS时钟输出工作频率分别为1.2 GHz和800 MHz。可选的CMOS时钟输出工作频率为250 MHz。PLL部分由可编程参考分频器(R)、低噪声鉴频鉴相器(PFD)、精密电荷泵(CP)和可编程反馈分频器(N)

AD9514是一款多路输出时钟分配IC,具有低抖动和低相位噪声特性,有助于实现优质数据转换器性能

产品详情AD9514是一款多路输出时钟分配IC,具有低抖动和低相位噪声特性,有助于实现优质数据转换器性能。这款器件也适合相位噪声和抖动要求严格的其它应用。它提供3路独立的时钟输出,其中2路为LVPECL,第3路输出可设置为LVDS或CMOS电平。LVPECL输出的工作频率可达1.6 GHz,第3路输出的工作频率在LVDS模式下可达800 MHz,在CMOS模式下可达250 MHz。每路输出都具有可

光纤传感器用于蛋白纯化设备中测量液体压力

随着分子生物学、结构生物学和基因组学研究的深入,人们意识到仅仅依靠基因组序列分析来澄清生命活动的现象和本质是不够的。只有从蛋白质组学的角度研究所有蛋白质的总和,我们才能更科学地掌握生命现象和活动规律,更好地揭示生命的本质。蛋白质纯化应利用不同蛋白质之间的内部相似性和差异,利用各种蛋白质之间的相似性来去除非蛋白质物质的污染,并利用各种蛋白质的差异从其他蛋白质中纯化目的蛋白质。每种蛋白质的大小、形状、

国内芯片设计在半导体材料、装备、工艺、元器件等方面都还存在不少短板

半导体产业链涵盖设计、制造、包装测试等环节。目前,我国在芯片设计方面具有一定的优势,但在半导体材料、设备、工艺、组件等方面仍存在许多不足。从产业链分布的角度来看,我国芯片设计制造企业大多集中在长三角地区,其次分布在京津冀地区、珠江三角洲和大湾区。目前芯片本地化率低于20%,还有巨大的本地化市场空间等待国内企业的扩张。为了打破这种局面,近10年来,在国家的大力支持下,国内半导体企业取得了巨大的发展,

国内芯片制造商面临高库存压力

面对消费电子市场需求低迷,ADI,英特尔和其他国际芯片制造商通过提高非消费电子应用领域的产品价格来维持公司的整体利润水平。然而,许多国内芯片制造商正面临消费电子市场带来的库存压力,但他们没有信心和实力提高价格。原因是,在过去几年中,在国家大力支持芯片BTS6510B行业发展的背景下,许多芯片企业发展迅速,更多地集中在消费电子领域。尽管许多企业已经逐步推出了工业、汽车和其他领域的芯片产品,但与国际大

AD9552是一款小数N分频、基于锁相环(PLL)的时钟发生器,专为取代高频晶体振荡器和谐振器而设计

产品详情AD9552是一款小数N分频、基于锁相环(PLL)的时钟发生器,专为取代高频晶体振荡器和谐振器而设计。该器件采用Σ-Δ调制器(SDM)来处理小数频率合成。用户将单端时钟信号直接与REF引脚相连,或者在XTAL引脚上连接一个晶体谐振器,即可提供输入参考信号。AD9552为引脚可编程器件,根据8种常用输入频率的其中一种频率,可提供64种标准输出频率中的一种频率。该器件还

AD9547针对许多系统提供同步功能,包括同步光纤网络(SONET/SDH)

产品详情AD9547针对许多系统提供同步功能,包括同步光纤网络(SONET/SDH)。该器件产生的输出时钟可以与两路差分或四路单端外部输入参考时钟之一同步。数字锁相环(PLL)可以降低与外部参考时钟相关的输入时间抖动或相位噪声。借助数字控制环路和保持电路,即使所有参考时钟都失效,AD9547也能连续产生干净(低抖动)、有效的输出时钟。AD9547的工作温度范围为−40°C至+8

AD9571具有多路输出时钟发生器功能,内置专用PLL内核,针对以太网线路卡应用进行了优化

产品详情AD9571具有多路输出时钟发生器功能,内置专用PLL内核,针对以太网线路卡应用进行了优化。整数N PLL设计基于ADI公司成熟的高性能、低抖动频率合成器产品系列,确保实现较高的网络性能。这款器件也适合相位噪声和抖动要求严格的其它应用。PLL部分由低噪声鉴频鉴相器(PFD)、精密电荷泵(CP)、低相位噪声电压控制振荡器(VCO)和预编程反馈分频器与输出分频器组成。通过将外部晶振或基准时钟连

AD831是一款低失真、宽动态范围、单芯片混频器,适合诸如HF和VHF接收机中的RF-IF下变频、DMR基站中的第二混频器、直流-基带变频、正交调制和解调以及超声成像中的多普勒频移检测等应用

产品详情AD831是一款低失真、宽动态范围、单芯片混频器,适合诸如HF和VHF接收机中的RF-IF下变频、DMR基站中的第二混频器、直流-基带变频、正交调制和解调以及超声成像中的多普勒频移检测等应用。该混频器内置一个LO驱动器和一个低噪声输出放大器,同时提供用户可编程功耗和三阶交调截点。AD831提供+24 dBm三阶交调截点,可实现-10 dBm LO功耗,无需高功耗LO驱动器,也不存在相应的屏

HMC265LM3是一款集成LO和IF放大器的20 - 31 GHz表贴次谐波(x2) MMIC混频器下变频器,采用SMT无引脚芯片载体封装

产品详情HMC265LM3是一款集成LO和IF放大器的20 - 31 GHz表贴次谐波(x2) MMIC混频器下变频器,采用SMT无引脚芯片载体封装。 在28至47 dB时,2LO至RF和IF隔离性能出色,无需额外滤波。 LO放大器采用单偏置(+3V至+4V)双级设计,仅需-4 dBm的驱动。 所有数据均通过安装在50 Ω测试夹具中的非密封型、环氧树脂密封LM3封装器件获取。 采用HMC265LM